2008 INF3400 Latcher og vipper CMOS med transmisjonsporter.

Slides:



Advertisements
Liknende presentasjoner
INF3400 Digital mikroelektronikk
Advertisements

Forelesning nr.10 INF 1411 Oppsummeringsspørsmål Transistorer INF
Forelesning nr.10 INF 1411 Elektroniske systemer
INF3400 Del 15 Avansert CMOS. Hvordan er fremtiden for CMOS? Introduksjonstidspunkt av ulike teknologier:Transistor lengde, wire pitch og maks. effekt:
2007 INF3400/4400 våren 2007 Tidsforsinkelse i logiske kjeder Tidsforsinkelse i kjede av logiske porter Logisk effort i kjede: Elektrisk effort i kjede:
Tidsforsinkelse i kjede av logiske porter
Tidsforsinkelse i logiske kjeder
INF3400 Del 4 Moderne MOS transistor modell, transient simulering og enkle utleggsregler.
INF3400 Del 11 Teori Latcher og vipper.
2008 INF3400 Latcher og vipper Konvensjonelle CMOS latcher Problemer: 1.Terskelfall 2.Ukjent last 3.Ukjent drivegenskaper Definert drivegenskaper Definert.
INF3400 Del 5 Løsningsforslag Statisk digital CMOS.
INF3400 Del 10 Løsningsforslag Sekvensielle kretser.
INF3400/4400 Effektforbruk og statisk CMOS
2007 INF3400/4400 våren 2007 Effektforbruk og statisk CMOS Svak inversjon Når gate source spenningen er lavere enn terskelspenningen: der: Korte kanaler.
INF3400/4400 våren 2007 Grunnleggende digital CMOS
INF3400 Del 3 Oppgaver Utvidet transistormodell og DC karakteristikk for inverter og pass transistor.
INF1400 – Kap 10 CMOS Teknologi. Hovedpunkter MOS transistoren Komplementær MOS (CMOS) CMOS teknologiutvikling CMOS eksempler - Inverter - NAND / NOR.
INF3400 Del 1 Oppgaver Grunnleggende Digital CMOS.
Effektforbruk og statisk CMOS
INF3400 Del 8 Effektforbruk og statisk CMOS. Introduksjon til effektforbruk Effektforbruk: Effektforbruk over en tidsperiode T: Gjennomsnittelig effektforbruk.
INF3400 Del 6 Tidsforsinkelse i logiske kjeder. Tidsforsinkelse i kjede av logiske porter Logisk effort i kjede: Elektrisk effort i kjede: Forgreiningseffort:
Den analoge verden blir digitalisert
DIGITALE kretser og systemer
Ladning-> Spenning. Kapasitans -> Spenning Brûel & Kjær: Microphone engineering handbook
Simulering, syntese og verifikasjon (Max kap. 19)
INF3400 Del 5 Teori Statisk digital CMOS. Elmore forsinkelsesmodell NAND3 RC modell: RC modell NANDN: Forsinkelsesmodell:
INF3400 Del 5 Statisk digital CMOS. Elmore forsinkelsesmodell NAND3 RC modell: RC modell NANDN: Forsinkelsesmodell:
2008 INF3400 Grunnleggende digital CMOS Transistor som bryter PÅAV PÅAV Logisk 0 = gnd (V SS ) Logisk 1 = V DD s = source g = gate d = drain Source terminal.
2008 INF3400 Grunnleggende digital CMOS Transistor som bryter PÅAV PÅAV Logisk 0 = gnd (V SS ) Logisk 1 = V DD s = source g = gate d = drain Source terminal.
INF3400 Del 4 Moderne MOS transistor modell, transient simulering og enkle utleggsregler.
2008 INF3400 Del 10 Sekvensielle kretser Introduksjon til sekvensielle kretser.
2007 INF3400/4400 våren 2007 Sekvensielle kretser Introduksjon til sekvensielle kretser.
INF3400 Del 10 Sekvensielle kretser. Introduksjon til sekvensielle kretser.
INF3400 Del 9 Dynamisk CMOS. Introduksjon til dynamisk CMOS KomplementærPseudo nMOSDynamisk ” Footed ” dynamisk.
INF3400 Del 9 Teori Dynamisk CMOS. Introduksjon til dynamisk CMOS Komplement ær Pseudo nMOS Dynamisk ”Footed” dynamisk.
INF3400 Del 3,4,5-8 Repetisjon Statisk digital CMOS.
INF3400 Del 12 Oppgaver Passtransistor- og differensiell CMOS logikk.
INF3400 Del 8 Oppgaver Effektforbruk og statisk CMOS.
Transistorforsterkere - oppsummering
2008 INF3400/4400 Del 5 Statisk digital CMOS Elmore forsinkelsesmodell NAND3 RC modell: RC modell NANDN: Forsinkelsesmodell:
2009 INF3400 Passtransistor- og differensiell CMOS logikk CMOS med transmisjonsporter.
INF3400 Del 9-12 Repetisjon Dynamisk CMOS og sekvensielle kretser.
INF3400 Del Repetisjon Transistor modell. Transistor tverrsnitt: nMOS transistor pMOS transistor.
INF3400 Del 8 Teori Effektforbruk og statisk CMOS.
2008 INF3400/4400 Del 3 Utvidet transistormodell og DC karakteristikk for inverter og pass transistor CMOS inverter og DC karakteristikk CMOS inverter:
INF1400 – Kap 1 Digital representasjon og digitale porter
INF3400 Del 1 Teori Grunnleggende Digital CMOS. INF3400 Grunnleggende digital CMOS Transistor som bryter PÅAV PÅAV Logisk 0 = gnd (V SS ) Logisk 1 = V.
Det betyr at signalet opplever en kondensator som er (1+A) ganger større enn den fysiske kondensatoren som ligger mellom utgang og inngang – Millerkapasiteten.
INF3400 Del 2 Teori Enkel elektrisk transistor modell og introduksjon til CMOS prosess.
INF3400 Del 1 Teori og oppgaver Grunnleggende Digital CMOS.
Power supply – Spenningsregulator kap. 25
Introduksjon til dynamisk CMOS
Tidsforsinkelse i logiske kjeder
INF3400 Del 11 Teori Latcher og vipper.
INF3400 Del 4 Moderne MOS transistor modell, transient simulering og enkle utleggsregler.
INF3400 Del 11 Teori Latcher og vipper.
Grunnleggende Digital CMOS
INF3400 Del 10 Teori Sekvensielle kretser.
INF3400 Del 3 Teori Utvidet transistormodell og DC karakteristikk for inverter og pass transistor.
Introduksjon til dynamisk CMOS
Tidsforsinkelse i logiske kjeder
INF3400/4400 Effektforbruk og statisk CMOS
FET (Field Effect Transistor)
INF3400 Del 5 Teori Statisk digital CMOS.
INF3400 Del 9 Oppgaver Dynamisk CMOS.
CMOS fabrikasjonsprosess og utleggsregler
Grunnleggende Digital CMOS
INF3400 Del Repetisjon.
INF3400 Del 5 Teori Statisk digital CMOS.
INF3400 Del 9 Teori Dynamisk CMOS.
Utskrift av presentasjonen:

2008 INF3400 Latcher og vipper CMOS med transmisjonsporter

2008 INF3400 Latcher og vipper Komplementær pass transistor logikk (CPL)

2008 INF3400 Latcher og vipper LEAP

2008 INF3400 Latcher og vipper DPL og EEPL

2008 INF3400 Latcher og vipper PPL, SRPL og DCVSPG

2008 INF3400 Latcher og vipper Differensielle kretser Differensiell split-level:

2008 INF3400 Latcher og vipper Kaskode nonthreshold logic:Nonthreshold logic:

2008 INF3400 Latcher og vipper Sense-amplifier kretser Dual rail domino logikk:

2008 INF3400 Latcher og vipper Sample set differensiell logikk

2008 INF3400 Latcher og vipper Sample: Set:

2008 INF3400 Latcher og vipper Enable/disable differensiell logikk

2008 INF3400 Latcher og vipper Disable: Enable:

2008 INF3400 Latcher og vipper Latched differensiell logikk

2008 INF3400 Latcher og vipper Precharge: Evaluate:

2008 INF3400 Latcher og vipper BiCMOS

2008 INF3400 Latcher og vipper Oppgave A Tegn sjematikk for en 4:1 multiplekser med innganger D0, D1, D2 og D3, og to selekt signaler S0 og S1, i følgende logikkstiler: 1. CPL. 2. LEAP. 3. DPL. 4. EEPL. 5. PPL. 6. SRPL. 7. DCVSPG. 8. Statisk CMOS CPL

2008 INF3400 Latcher og vipper CPL

2008 INF3400 Latcher og vipper LEAP

2008 INF3400 Latcher og vipper DPL

2008 INF3400 Latcher og vipper EEPL

2008 INF3400 Latcher og vipper PPL

2008 INF3400 Latcher og vipper SRPL

2008 INF3400 Latcher og vipper DCVSPG

2008 INF3400 Latcher og vipper Statisk CMOS

2008 INF3400 Latcher og vipper Oppgave B Tegn skjematikk for en 3inngangs NAND port i følgende logikkstiler: 1. SSDL. 2. ECDL. 3. LCDL. 4. DCSL. 5. BiCMOS.

2008 INF3400 Latcher og vipper SSDL

2008 INF3400 Latcher og vipper ECDL

2008 INF3400 Latcher og vipper LCDL

2008 INF3400 Latcher og vipper DCSL

2008 INF3400 Latcher og vipper BiCMOS