Presentasjon lastes. Vennligst vent

Presentasjon lastes. Vennligst vent

فیروز همتی آقای دکتر نجفی اقدم زمستان 93

Liknende presentasjoner


Presentasjon om: "فیروز همتی آقای دکتر نجفی اقدم زمستان 93"— Utskrift av presentasjonen:

1

2 فیروز همتی آقای دکتر نجفی اقدم زمستان 93
مشخصه های وارونگر CMOS فیروز همتی آقای دکتر نجفی اقدم زمستان 93

3 وارونگر CMOS استفاده از دو ترانزیستور Drive برای سوئیچ
توان مصرفی پایین در حالت سوئیچ

4 وارونگر CMOS

5 وارونگر CMOS: مشخصات کار

6 وارونگر CMOS: تعاریف نقاط مهم
ولتاژ آستانه سوئیچ ورودی Vm مینیموم ولتاژ خروجی بالا (Vo=1) VOH ماکزیمم ولتاژ خروجی پایین (Vo=0) VOL مینیموم ولتاژ ورودی بالا (Vin=1) VIH ماکزیمم ولتاژ ورودی پایین (Vin=0) VIL

7 ناحیه B : یافتن خروجی بر حسب ورودی

8 ناحیه B : یافتن VIL برحسب خروجی

9 نایحه B : یافتن VIL برحسب پارامترهای مستقل

10 ناحیه C : یافتن Vm

11 ناحیه D : یافتن خروجی بر حسب ورودی

12 ناحیه D : یافتن VIH برحسب خروجی

13 ناحیه D : یافتن VIH برحسب پارامترهای مستقل

14 حل عددی یک مثال: مشخصات وارونگر: حل:

15 حل عددی یک مثال:

16 حل عددی یک مثال: Vm: حاشیه نویز:

17 تعاریف تاخیر:

18 تعیین تاخیر انتشار : روش جریان متوسط: tPHL: tPLH: tP:

19 تعیین تاخیر انتشار : روش مدل سازی با مقاومت: tPHL: tPLH:
tp: tr , tf در خروجی:

20 تاخیر انتشار رابطه مقاومت در فرمول های تاخیر انتشار:
تاثیر زمان صعود و نزول سیگنال ورودی:

21 تاخیر انتشار روابطه خازن در فرمول های تاخیر انتشار:

22 توان مصرفیPower Consumption
توان مصرفی دینامیک: انرژی شارژ شده در خازن: انرژی کل: توان مصرفی: نکته: توان در مقاومت ترانزیستور ها مصرف می شود. با این حال توان مستقل از مقدار مقاومت ترانزیستورهاست.

23 توان مصرفی نکته: ماکزیمم توان مصرفی زمانیست که هر دو ترانزیستور در حالت فعال باشند. توان مصرفی استاتیک: - جریان نشتی از درین به بالک - جریان زیرآستانه از درین به سورس - با کاهش VT جریان نشتی افزایش می یابد.

24 توان تاخیر مجموع (PDP) کمیت خوبی برای سنجش کیفیت مدارات مختلف است.
انرژی مصرفی در هر عملیات واحدش برحسب J نکته: PDPمستقل از فرکانس است.

25 اشباع سرعت(منبع 2) رابطه جدید Vm با استفاده از رابطه اشباع سرعت
روابط تاخیر انتشار جدید بر اساس اشباع سرعت

26 اشباع سرعت (منبع 2) تعریف روابط جدید برای: VIL - VHL

27 اشباع سرعت(منبع 1) رابطه جدید Vm با استفاده از رابطه اشباع سرعت
𝑣 𝑠𝑎𝑡−𝑛 = 𝑐𝑚 𝑠 𝑣 𝑠𝑎𝑡−𝑝 = 8×10 6 𝑐𝑚 𝑠 وارونگرهایی که دچار اشباع سرعت شده باشند به انحراف حساس ترند زیرا مشخصه های انتقالی DC آن ها تیز نیست.

28 طراحی وارونگر: ماکزیمم حاشیه نویز
در صورتی که هدف طراحی ، طراحی مدار وارونگر با ماکزیمم حاشیه نویز باشد آنگاه باید مشخصات وارونگر برای تقارن حداکثری انتخاب گردد. برای متقارن بودن وارونگر باید Vm=Vdd/2 باشد بس داریم: که شرایط روبرو را نتیجه می دهد: برای طراحی وارونگر Cmos با ماکزیمم حاشیه نویز باید دو شرط بالا رعایت شود.

29 طراحی وارونگر: ماکزیمم سرعت
در صورتی که هدف طراحی ، طراحی مدار وارونگر با ماکزیمم سرعت باشد آنگاه باید مشخصات وارونگر برای داشتن تاخیر متوسط مینیموم انتخاب گردد. با توجه به شکل، اساسا وارونگری با ماکزیمم حاشیه نویز ، ماکزیمم سرعت را نخواهد داشت. برای داشتن ماکزیمم سرعت باید مشخصات تاخیر وارونگر بر اساس تغییر Wp رسم شده و Wp که در آن مقدار تاخیر متوسط مینیموم می شود به عنوان مشخصه وارونگر انتخاب گردد.

30 شبیه سازی: شبیه سازی با Hspice: با مشخصات 0.18u و level=49
Wp=2u Wn=0.5u L=0.18u

31 شبیه سازی: نمودار مشتق ولتاژ خروجی:

32 شبیه سازی: تحلیل زمانی با ورودی:
PULSE (0V 1.8V 4.5ns 0.5ps 0.5ps 4.5ns 10ns)

33 شبیه سازی: تاخیر انتشار tpHL:

34 شبیه سازی: تاخیر انتشار tpLH:

35 شبیه سازی: توان مصرفی منبع ولتاژ:

36 شبیه سازی: بررسی تاثیرات تغییرات منبع ولتاژ:

37 شبیه سازی: بررسی تاثیرات تغییرات منبع ولتاژ:

38 شبیه سازی: تاثیر تغییرات فرآیند
تغییر Wp و ثابت نگه داشتن Wn=0.5u

39 شبیه سازی: یافتن Wp مناسب برای Vm=Vdd/2 با Wn=0.5u

40 شبیه سازی: رینگ اسیلاتور -7not(محیطcadence)
𝑊𝑛 𝐿 =1.5 ; 𝑊𝑝 𝐿 =5.5;𝐿=0.18𝑢 𝑇𝑒𝑐ℎ:𝑡𝑠𝑚𝑐 180𝑛

41 شبیه سازی: رینگ اسیلاتور -7not(محیطcadence)
تحلیل زمانی:

42 شبیه سازی: رینگ اسیلاتور -7not(محیطcadence)
محاسبه فرکانس اسیلاتور: 𝑓= 1 𝑇 →𝑓= 1 468× 10 −12 =2.14𝐺𝐻𝑧 𝑓= 1 2𝑛 𝜏 𝑃 → 𝜏 𝑃 = 1 2×7×2.14× =33.38𝑝𝑠

43 شبیه سازی: رینگ اسیلاتور -7not(محیطcadence)
بجای استفاده از 𝐿 𝑚𝑖𝑛 اگر از 2𝐿 𝑚𝑖𝑛 استفاده کنیم چه اتفاقی می افتد؟ 𝑓= × 10 −9 =808𝑀𝐻𝑧 𝜏 𝑃 = 1 2×7×808× =88.4𝑝𝑠 𝐿 𝑚𝑖𝑛 → 2𝐿 𝑚𝑖𝑛 𝑓→2.67𝑓

44 شبیه سازی: رینگ اسیلاتور (محیطcadence)
7not→𝑓=2.14𝐺𝐻𝑧 11𝑛𝑜𝑡→𝑓=1.35𝐺𝐻𝑧 21𝑛𝑜𝑡→𝑓=714𝑀𝐻𝑧

45 مثال وارونگر کسکود: مقادیر ذکر شده محاسبه گردد؟
- سرعت سوئیچ کدام بیشتر است؟ - توان مصرفی کدام کمتر است؟

46 حل مثال: محاسبه تاخیر انتشار
خیلی سریع نشده است اما تقارن بیشتر دارد.

47 حل مثال: محاسبه توان مدل اصلاح شده توان بیشتری مصرف می کند.

48 حل مثال: محاسبه توان مدل اصلاح شده انرژی بیشتری در حالت سوئیچینگ مصرف می کند.

49 منابع: طراحی مدارهای مجتمع CMOS - نویسندگان: نیل وست ، دیوید هریس ویرایش: چهارم - سال 2010 – ترجمه: دکتر محمد زاده م‍داره‍ای‌ م‍ج‍ت‍م‍ع‌ دی‍ج‍ی‍ت‍ال‌ - نویسندگان: ج‍ان‌ راب‍ی‌ ، آن‍ان‍ت‍ا چ‍ان‍دراک‍ازان‌ و ب‍وری‍و ژن‍ی‍ک‍ول‍ی‍چ‌ - ت‍رج‍م‍ه‌ داری‍وش‌ ش‍ی‍ری‌ و ول‍ی‌ ال‍ل‍ه‌ ن‍ج‍ف‍ی‌ طراحی VLSI دیجیتال – نویسندگان: مرتضی صاحب الزمانی ، فرشاد صفایی ، محمود فتحی – سال 2013

50


Laste ned ppt "فیروز همتی آقای دکتر نجفی اقدم زمستان 93"

Liknende presentasjoner


Annonser fra Google